西交《計(jì)算機(jī)組成原理》在線作業(yè)
試卷總分:100 得分:100
一、單選題 (共 35 道試題,共 70 分)
1.下列語(yǔ)句中是____正確的。
A.1KB=1024×1024B
B.1KB=1024MB
C.1MB=1024×1024B
D.1MB=1024B
2.常用的虛擬存儲(chǔ)器尋址系統(tǒng)由( )兩級(jí)存儲(chǔ)器組成。
A.主存-輔存
B.Cache-主存
C.Cache-輔存
D.內(nèi)存-外存
3.由編譯程序?qū)⒍鄺l指令組合成一條指令,這種技術(shù)稱做_______。
A.超標(biāo)量技術(shù);
B.超流水線技術(shù);
C.超長(zhǎng)指令字技術(shù);
D.超字長(zhǎng)。
4.在微型機(jī)系統(tǒng)中,外圍設(shè)備通過(guò)____與主板的系統(tǒng)總線相連接。
A.適配器
B.設(shè)備控制器
C.計(jì)數(shù)器
D.寄存器
5.有關(guān)高速緩沖存儲(chǔ)器(cache)的說(shuō)法正確的是()
A.只能在CPU以外
B.CPU內(nèi)外都可以設(shè)置cache
C.只能在CPU以內(nèi)
D.若存在cache,CPU就不能再訪問(wèn)內(nèi)存
6.以下敘述中______是錯(cuò)誤的。
A.取指令操作是控制器固有的功能,不需要在操作碼控制下完成;
B.所有指令的取指令操作都是相同的;
C.在指令長(zhǎng)度相同的情況下,所有指令的取指操作都是相同的;
D.一條指令包含取指、分析、執(zhí)行三個(gè)階段。
7.寄存器間接尋址方式中,操作數(shù)在( )中。
A.通用寄存器
B.堆棧
C.主存單元
D.存儲(chǔ)器
8.下列描述中______是正確的。
A.控制器能理解、解釋并執(zhí)行所有的指令及存儲(chǔ)結(jié)果;
B.一臺(tái)計(jì)算機(jī)包括輸入、輸出、控制、存儲(chǔ)及算邏運(yùn)算五個(gè)單元;
C.所有的數(shù)據(jù)運(yùn)算都在CPU的控制器中完成;
D.其他答案都正確。
9.以下敘述______是錯(cuò)誤的。
A.一個(gè)更高級(jí)的中斷請(qǐng)求一定可以中斷另一個(gè)中斷處理程序的執(zhí)行;
B.DMA和CPU必須分時(shí)使用總線;
C.DMA的數(shù)據(jù)傳送不需CPU控制;
D.DMA中有中斷機(jī)制。
10.D/A轉(zhuǎn)換器是( )。
A.把計(jì)算機(jī)輸出的模擬量轉(zhuǎn)為數(shù)字量
B.把模擬量轉(zhuǎn)為數(shù)字量,把數(shù)字量輸入到計(jì)算機(jī)
C.數(shù)字量轉(zhuǎn)為模擬量,把轉(zhuǎn)化結(jié)果輸入到計(jì)算機(jī)
D.把計(jì)算機(jī)輸出的數(shù)字量轉(zhuǎn)為模擬量
11.中斷向量可提供( )。
A.被選中設(shè)備的地址;
B.傳送數(shù)據(jù)的起始地址;
C.中斷服務(wù)程序入口地址;
D.主程序的斷點(diǎn)地址。
12.某計(jì)算機(jī)字長(zhǎng)是16位,它的存儲(chǔ)容量是1MB,按字編址,它的尋址范圍是( )。
A.512K
B.1M
C.512K
D.1MB
13.下列描述中____是正確的。
A.控制器能理解、解釋并執(zhí)行所有的指令及存儲(chǔ)結(jié)果;
B.一臺(tái)計(jì)算機(jī)包括輸入、輸出、控制、存儲(chǔ)及算邏運(yùn)算五個(gè)單元;
C.所有的數(shù)據(jù)運(yùn)算都在CPU的控制器中完成;
D.其他答案都正確。
14.采用變址尋址可擴(kuò)大尋址范圍,且______。
A.變址寄存器內(nèi)容由用戶確定,在程序執(zhí)行過(guò)程中不可變;
B.變址寄存器內(nèi)容由操作系統(tǒng)確定,在程序執(zhí)行過(guò)程中可變;
C.變址寄存器內(nèi)容由用戶確定,在程序執(zhí)行過(guò)程中可變;
D.變址寄存器內(nèi)容由操作系統(tǒng)確定,在程序執(zhí)行過(guò)程不中可變;
15.微程序存放在()中。
A.控制存儲(chǔ)器
B.RAM
C.指令寄存器
D.內(nèi)存儲(chǔ)器
16.下列說(shuō)法中______是正確的。
A.加法指令的執(zhí)行周期一定要訪存;
B.加法指令的執(zhí)行周期一定不訪存;
C.指令的地址碼給出存儲(chǔ)器地址的加法指令,在執(zhí)行周期一定訪存;
D.指令的地址碼給出存儲(chǔ)器地址的加法指令,在執(zhí)行周期不一定訪存。
17.微程序放在______中。
A.存儲(chǔ)器控制器;
B.控制存儲(chǔ)器;
C.主存儲(chǔ)器;
D.Cache。
18.所謂三總線結(jié)構(gòu)的計(jì)算機(jī)是指( )。
A.地址線、數(shù)據(jù)線和控制線三組傳輸線
B.I/O總線、主存總線和DMA總線三組傳輸線
C.I/O總線、主存總線和系統(tǒng)總線三組傳輸線
D.地址線、主存總線和系統(tǒng)總線三組傳輸線
19.通常一地址格式的算術(shù)運(yùn)算指令,另一個(gè)操作數(shù)隱含在( )中。
A.累加器
B.通用寄存器
C.操作數(shù)寄存器
D.堆棧
20.通常一地址格式的算術(shù)運(yùn)算指令,另一個(gè)操作數(shù)隱含在( )中。
A.累加器
B.通用寄存器
C.操作數(shù)寄存器
D.堆棧
21.I/O采用不統(tǒng)一編址時(shí),進(jìn)行輸入輸出操作的指令是( )。
A.控制指令
B.訪存指令
C.輸入輸出指令
D.偽指令
22.在磁盤(pán)和磁帶兩種磁表面存儲(chǔ)器中,存取時(shí)間與存儲(chǔ)單元的物理位置有關(guān),按存儲(chǔ)方式分,( )。
A.二者都是串行存取
B.磁盤(pán)是部分串行存取,磁帶是串行存取
C.磁帶是部分串行存取,磁盤(pán)是串行存取
D.二者都是并行存取
23.下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是( )。
A.PPU(外圍處理機(jī))方式
B.中斷方式
C.DMA方式
D.通道方式
24.完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括( )。
A.運(yùn)算器、存儲(chǔ)器、控制器
B.外部設(shè)備和主機(jī)
C.主機(jī)和實(shí)用程序
D.配套的硬件設(shè)備和軟件系統(tǒng)
25.下述說(shuō)法中______是正確的。
A.半導(dǎo)體RAM信息可讀可寫(xiě),且斷電后仍能保持記憶;
B.半導(dǎo)體RAM是易失性RAM,而靜態(tài)RAM中的存儲(chǔ)信息是不易失的;
C.半導(dǎo)體RAM是易失性RAM,而靜態(tài)RAM只有在電源不掉時(shí),所存信息是不易失的。
D.兩者所存信息都是不易失的。
26.下列元件中存取速度最快的是()
A.Cache
B.寄存器
C.內(nèi)存
D.外存
27.采用虛擬存儲(chǔ)器的主要目的是()
A.提高主存儲(chǔ)器的存取速度
B.擴(kuò)大存儲(chǔ)器空間,并能進(jìn)行自動(dòng)管理
C.提高外存儲(chǔ)器的存取速度
D.擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間
28.三種集中式總線控制中,______方式對(duì)電路故障最敏感。
A.鏈?zhǔn)讲樵儯?/p>
B.計(jì)數(shù)器定時(shí)查詢;
C.獨(dú)立請(qǐng)求;
D.其他都不對(duì)。
29.主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用( ),主機(jī)與設(shè)備是串行工作的。
A.程序查詢方式
B.中斷方式
C.DMA方式
D.I/O方式
30.在微型機(jī)系統(tǒng)中,外圍設(shè)備通過(guò)( )與主板的系統(tǒng)總線相連接。
A.適配器
B.設(shè)備控制器
C.計(jì)數(shù)器
D.寄存器
31.下列敘述中______是錯(cuò)誤的。
A.采用微程序控制器的處理器稱為微處理器;
B.在微指令編碼中,編碼效率最低的是直接編碼方式;
C.在各種微地址形成方式中,增量計(jì)數(shù)器法需要的順序控制字段較短;
D.CMAR是控制器中存儲(chǔ)地址寄存器。
32.下列____屬于應(yīng)用軟件。
A.操作系統(tǒng)
B.編譯程序
C.連接程序
D.文本處理
33.下列敘述中______是錯(cuò)誤的。
A.采用微程序控制器的處理器稱為微處理器;
B.在微指令編碼中,編碼效率最低的是直接編碼方式;
C.在各種微地址形成方式中,增量計(jì)數(shù)器法需要的順序控制字段較短;
D.CMAR是控制器中存儲(chǔ)地址寄存器。
34.總線通信中的同步控制是______。
A.只適合于CPU控制的方式;
B.由統(tǒng)一時(shí)序控制的方式;
C.只適合于外圍設(shè)備控制的方式;
D.只適合于主存。
35.某計(jì)算機(jī)字長(zhǎng)16位,其存儲(chǔ)容量為2MB,若按半字編址,它的尋址范圍是( )。
A.8M
B.4M
C.2M
D.1M
二、多選題 (共 5 道試題,共 10 分)
36.一個(gè)總線傳輸周期包括______。
A.申請(qǐng)分配階段
B.尋址階段
C.傳輸階段
D.結(jié)束階段
37.在DMA方式中,CPU和 DMA控制器通常采用三種方法來(lái)分時(shí)使用主存,它們是______ 。
A.停止 CPU訪問(wèn)主存
B.周期挪用
C.DMA和CPU交替訪問(wèn)主存
D.中斷
38.水平型微指令的特點(diǎn)不包括______。
A.一次可以完成多個(gè)操作;
B.微指令的操作控制字段不進(jìn)行編碼;
C.微指令的格式簡(jiǎn)短;
D.微指令的格式較長(zhǎng)。
39.CPU 采用同步控制方式時(shí),控制器使用____組成多極時(shí)序系統(tǒng)。
A.機(jī)器周期
B.節(jié)拍
C.頻率
D.門電路
40.微指令格式可分為( )。
A.垂直
B.定長(zhǎng)
C.不定長(zhǎng)
D.水平
三、判斷題 (共 10 道試題,共 20 分)
41.在各種數(shù)字磁記錄方式中,改進(jìn)式調(diào)頻制的記錄密度最高。
42.無(wú)論X為整數(shù)還是小數(shù),X的移碼總是存在。( )
43.無(wú)論X為整數(shù)還是小數(shù),X的移碼總是存在。( )
44.定點(diǎn)原碼加減交替法是指在運(yùn)算過(guò)程中加Y和減Y交替進(jìn)行。( )
45.乘法既可以用子程序完成也可以用硬件完成,不同的計(jì)算機(jī)可以有不同的選擇。( )
46.三態(tài)緩沖門可組成運(yùn)算器的數(shù)據(jù)總線,它的輸出電平有邏輯“1”、邏輯“0”、浮點(diǎn)空三種狀態(tài)。
47.三總線的含義是地址總線、數(shù)據(jù)總線和控制總線。 ( )
48.對(duì)于同一個(gè)生成多項(xiàng)式,CRC碼余數(shù)與出錯(cuò)位的對(duì)應(yīng)關(guān)系是固定的。( )
49.一個(gè)更高優(yōu)先級(jí)的中斷請(qǐng)求可以中斷另一個(gè)中斷處理程序的執(zhí)行。( )
50.為了減少尋道的次數(shù),硬盤(pán)存儲(chǔ)器按柱面存放信息。( )